Асинхронный RS-триггер служит основным элементом памяти в составе триггеров любых типов. Он может строиться как на элементах И-НЕ, так и ИЛИ-НЕ. Оба способа и их условные графические обозначения представлены и на рисунке 3.1.
Рисунок 3.1- Реализации асинхронного RS-триггера на элементах И-НЕ и ИЛИ-НЕ и их условные графические обозначения
RS-триггер имеет два входа: установоч¬ный S (от английского Set: установка) и вход сброса R (от английского Reset: сброс).
Выходные сигналы Q и , опреде¬ляют состояние триггера.
Если Q = 0, то триггер в нулевом состоянии, если Q = 1, то в единичном.
На рисунке 3.2 содержатся таблицы переходов, отражающие порядок функциони¬рования RS-триггера на элементах И-НЕ и ИЛИ-НЕ соответственно.
Qn Qn+1 Режим работы
0 0 0 х Запрещенный
0 0 1 х Запрещенный
0 1 0 1 Установка
0 1 1 1 Установка
1 0 0 0 Сброс
1 0 1 0 Сброс
1 1 0 0 Хранение
1 1 1 1 Хранение
S R Q Qn+1 Режим работы
0 0 0 0 Хранение
0 0 1 1 Хранение
0 1 0 0 Сброс
0 1 1 0 Сброс
1 0 0 1 Установка
1 0 1 1 Установка
1 1 0 х Запрещенный
1 1 1 х Запрещенный
Рисунок 3.2-Таблицы переходов RS-триггера на элементах И-НЕ (слева) и ИЛИ-НЕ
В таблицах приняты следующие обозначения: Qn – исходное состояние, Qn+1 – новое состояние триггера, х – неопределенное состояние.
Триггер на элементах ИЛИ-НЕ управляется единичными сигналами, поступающими на один из его входов. При подаче единичного сигнала на вход R триггер устанавливается в нулевое состояние (Qn+1 = 0 — режим «сброса»), а при поступлении такого же сигнала на вход S - в еди-ничное состояние (Qn+1 = 1).
Подача единичных сигналов одновременно на оба входа запрещена, т.к. состояние Qn+1, в которое переходит триггер, не определено – на выходах Q и устанавливаются нулевые логические значения сигналов. R• S = 1 является запрещенной комбинацией.
При поступлении на оба входа триггера сигналов нулевого логиче¬ского уровня его состояние остается неизменным (Qn+1= Qn).
Триггер на элементах И-НЕ управляется нулевы¬ми сигналами, что отражено на его условном обозначении в виде инвертирующих входов. Запрещенным состоянием является та¬кое, при котором на оба его входа подаются нулевые логические сиг¬налы.